#### **БИЛЕТ 18**

## 1.Переходные процессы в усилителе на биполярном транзисторе.

Т.к усилители строятся на основе транзисторов, то на их работу влияют динамические свойства.

Конечное время движения носителей через базу создает эффект запаздывания. Что эквивалентно эффекту выходной емкости. Возьмем схему с ОЭ.



Пустай входное напряжение отрицательно. Тогда закрытый переход подобен заряженному конденсатору.

Если в некоторый момент напряжение станет положительным, то в общем случае через сопротивление базы потечет ток (через прямо смещенный переход). При этом потребуется время на перезарядку емкостей эмиттера и коллектора, они образуют апериодические звенья.

Аналогично при обратном процессе. Емкости будут создавать эффект запаздывания.

Для оценки запаздывания используют формулу:  $tpac = l \Rightarrow \tau / l G$ 

Iэ\*т – заряд на эмиттере

т – время жизни зарядов

Частота входного сигнала оказывает действие на h21э и определяется конечным временем жизни ностителей.

Может быть оценено формулой.

 $h21\ni(jw) = h21\ni(0)*(e^{(-j^*w^*\tau s)}/(1+j^*w^*\tau)$ 

 $\tau s = \tau / h219(0)$ 

Выводы – чем больше частота, тем больше уменшится h21э.

Частоту при которой этот коеф. уменшается в sqr(2) раз называется предельной частотой усиления. Для схемы с ОБ.

Для схемы с ОЭ часто используют граничную частоту, значение, когда h219 = 1.

## 2. <u>Источники тока и токовые</u> <u>зеркала</u>

Наиболее просто на полупроводниковых приборах реализуются источники постоянного тока. Рассмотрим принципы построения таких устройств на примере биполярных транзисторов. Для этого обратимся к выходным характеристикам биполярного транзистора, соответствующим его схеме включения с общим эмиттером.



Если биполярный транзистор работает в активном режиме при постоянном значении базового тока, то его выходной ток мало зависит от напряжения между выводами эмиттера и коллектора. Аналогичным свойством обладает и полевой транзистор, работающий в насыщенном режиме при постоянном напряжении на затворе. Именно на этом принципе и строятся все транзисторные схемы источников тока

# <u>Источники тока на биполярных</u> транзисторах

Предположим, что в базу биполярного транзистора от некоторого внешнего источника задан постоянный ток I bo = const и транзистор работает в активном режиме.



Тогда при заданном значении напряжения питания  $U_{\pi}$  точка пересечения нагрузочной прямой, соответствующая значению  $R_{\pi}$ , должна лежать на отрезке аb его выходной характеристики. Это означает, что сопротивление нагрузки должно удовлетворять неравенству

 $R_{\rm H \; mex} = [U_{\rm fl} - U_{\rm BO} \, (I_{\rm BO})]/h_{213}I_{\rm BO} \geqslant R_{\rm H} \geqslant R_{\rm H \; min} = 0, \ \ (1)$  где  $U_{\rm BO} \, (I_{\rm BO})$  — напряжение  $U_{\rm BO}$ , соответствующее базовому ку, равному  $I_{\rm BO}$ .

Следовательно, при заданных напряжении питания и токе базы всегда можно определить допустимое изменение сопротивления нагрузки, при котором транзистор можно рассматривать как источник тока. Для определения изменения выходного тока транзистора в случае, если сопротивление изменяется диапазоне, нагрузки В определенном выражением (1),воспользуемся транзистора. Максимальное параметрами изменение выходного тока определяется выражением

$$\Delta I_{\rm K} = \dot{h_{229}} \left[ U_{\rm m} - U_{\rm B9} \left( I_{\rm B0} \right) \right]$$

 $H_{3-3a}$  малости величины  $h_{223}$  (обычно  $r_K\gg R_H$ ) отклонение выходного тока транзистора для всего диапазона изменений сопротивления нагрузки обычно не превышает нескольких процентов и рассматриваемую схему можно рассматривать как идеальный источник тока. Таким образом, проблема выполнения источника тока на

Таким образом, проблема выполнения источника тока на биполярном транзисторе сводится к проблеме задания его постоянного базового тока **/**60.

Приведем пример простейшей схемы источника тока, в которой для стабилизации эмиттерного напряжения транзистора VT использован диод VD, смещенный в прямом направлении.



Для этой схемы:

$$U_{\rm A} = U_{\rm B9} = U_{\rm A0} + (U_{\rm n} - U_{\rm A0}) r_{\rm A} / 2 (R_{\rm cm} + r_{\rm A}/2)$$
$$I_{\rm K} = h_{\rm 219} (U_{\rm n} - U_{\rm B0}) / 2 (R_{\rm cm} + r_{\rm A}/2)$$

### Источники тока на полевых

#### транзисторах

Учитывая, что выходные характеристики транзистора и аналогичные характеристики биполярного транзистора почти идентичны, c использованием описанных выше методик можно разрабатывать источники тока и на этом типе прибора. При этом стабилизация тока стока в некотором диапазоне изменения сопротивления нагрузки возможна при работе полевого транзистора в насыщенном режиме.

Анализ передаточных характеристик различных типов полевых транзисторов показывает, что при использовании МДП-транзистора источники тока можно выполнять по схемам, аналогичным схемам с использованием биполярных транзисторов.

При использовании полевых транзисторов с управляющим р-п-переходом схемы источников тока могут быть упрощены. Связано это с тем, что этот тип транзистора работает при полярности напряжения противоположной полярности напряжения стока. Поэтому простейший источник тока на этом типе транзистора может быть получен при закорачивании выводов затвора и истока.



При этом, поскольку напряжение между затвором и истоком будет зафиксировано на нулевом уровне, ток стока будет равен своему максимальному значению Іс мах.



Уменьшить выходной ток такого источника можно введением в истоковую цепь транзистора дополнительного резистора Rн. С учетом того, что резистор Rн вводится в схему ООС по выходному току, стабильность параметров данной схемы будет выше, чем в схеме без резистора Rн. Если в схеме резистор Rн сделать переменным, то получим регулируемый источник тока.

Диапазон изменения сопротивления нагрузки, при котором данная схема сохраняет свойства, подобные источнику тока, может быть определен аналитически из условия

$$(U_{\rm n}-U_{\rm CM\, Hac})/I_{\rm C\, 3ag}\gg R_{\rm H}\gg 0$$

## Токовые зеркала

«Токовым зеркалом» называют электронное устройство с одним входом и одним или несколькими выходами, выходной ток (или токи) которого повторяет как по величине, так и по направлению его входной ток.

По выполняемым функциям данное устройство, по существу, является управляемым током источником тока, коэффициент передачи которого равен единице. Поэтому в основу разработки таких устройств могут быть положены принципы, использованные при построении источников тока.

Простейшая схема «токового зеркала»:



Для нормальной работы устройства на данной схеме необходима полная идентичность параметров транзисторов VT1 и VT2.

Транзистор VT1 используется в диодном включении. Так как его напряжение  $U_{KB} = 0$ , то он работает на границе активного режима и режима насыщения. При этом его коллекторный и базовый токи связаны соотношением  $I_{KVT1} = I_{BVT1}h_{213}$ . Так как параметры транзисторов полностью идентичны, то из очевидного условия U вэ  $vr_1 = U$  вэ  $vr_2$  следует, что  $I_{\text{BVTI}} = I_{\text{BVT2. Однако при этом}} I_{\text{KVTI}} = I_{\text{KVT2}}$ 

Для входного тока устройства справедливо соотношение  $I_{BX} = I_{K} v r_1 + I_{B} v r_1 + I_{B} v r_2$ . При идентичности параметров транзисторов его можно переписать в виде  $I_{BX} = I_{KVI} (1 + 2/h_{213})$ , откуда  $I_{\rm K,VTI} = I_{\rm BX}/(1+2/h_{213})$ 

Типовой коэффициент передачи тока в схеме с общим эмиттером *h* 213 для современных транзисторов удовлетворяет условию №13 >> 1. Поэтому с достаточной с инженерной точки зрения точностью, можно записать

$$I_{\rm ax} \approx I_{\rm K} v_{T1} = I_{\rm K} v_{T2}$$

 $I_{\rm ax} \approx I_{\rm K} \, v r_1 = I_{\rm K} \, v r_2$  Получаемая при этом погрешность полностью определяется конкретным значением  $h_{213}$ . Если точность повторения (отражения) тока, обеспечиваемая в данной схеме недостаточна, то применяют более сложные структуры «токового зеркала».

## 3. Транзисторная Логика с Непосредственными Связями(ТЛНС)

Основанная Идея ТЛНС заключается в

Суммировании(вычитании) проводимости(сопротивления) в вых. цепях полупроводниковых цифрових ключах в хзависимости от двоичных кодов во входных цепях.



рис. 10.28. Транзисторная логика с неиосредственными связями "И-HE" (a) и "ИЛИ-HE" (б).

В ТЛНС выходное напряжение,

$$U_{BLIX} = \frac{E_{II}R^*}{R_K + R^*},$$

где

$$R^* = R_{K_{3_1}}(U_{B_{X_1}}) + R_{K_{3_2}}(U_{B_{X_2}}) + \dots + R_{K_{3_i}}(U_{B_{X_i}})$$

для схемы "И-НЕ" и

$$R^* = R_{K_{3_1}}(U_{BX_1}) \| R_{K_{3_2}}(U_{BX_2}) \| \cdots \| R_{K_{3_i}}(U_{BX_i}) =$$

$$g_{K_{3_1}}(U_{BX_1}) + g_{K_{3_2}}(U_{BX_2}) + \cdots + g_{K_{3_i}}(U_{BX_i}).$$

для схем "ИЛИ-НЕ"

#### Стат.характеристики

1.Вх.характеристика

-схема ИЛИ-НЕ входная характеристика совпадает с вх. характер. простейшего ключа

-схема И-НЕ. Напряжение отпирания (пороговое напряжение)

$$U_{0_{j}} = U_{0_{j}} + \sum_{j=1}^{j-1} U_{K_{0_{j}}}.$$

если все транзисторные цепочки расположены ближе к общему

проводу, открыты и насыщены, то

$$U_{o_{M}} = U_{\delta a_{i}} + \sum_{j=1}^{M-1} U_{K a_{H, j}},$$

$$I_{BX_{i}} = \frac{U_{BX}^{"l"} - U_{o_{i}}}{R_{BX_{i}}},$$

где 
$$\mathbf{R}_{\mathtt{BX}_{i}} = \mathbf{r}_{\mathtt{6}\,\mathtt{3}_{i}} + \sum_{\mathtt{i}=1}^{\mathtt{j}-1} \mathbf{r}_{\mathtt{K}\,\mathtt{3}_{\mathtt{H},\mathtt{j}}}$$

наклон входной характеристики

Следовательно И-НЕ имеет индивид. Вх. Характреистику для каждого входа. Это минус, по скольку не обеспечивается постоянство схемного интерфейса по разным лог. Входам.

#### 2.Передаточная характеристика

Здесь имеет смысл обратиться к названию рассматриваемого элементного базиса. Термин "непосредственная связь" в названии отражает факт отсутствия в цепи базы ТЛНС каких-либо токоограничительных элементов. Это обстоятельство существенным образом сказывается на виде передаточной характери-стики. Действительно, высокий уровень выходного напряжения никогда не может быть больше  $U_{6\,9}$ , что совпадает с величиной порогового напряжения. Следовательно, при представлении логических уровней напряжениями, величина статической помехоустойчивости равна нулю. Это обстоятельство, на первый взгляд, исключает возможность использования ТЛНС в качестве логических элементов, поскольку цифровая форма представления информации предуставления информации информац сматривает всегда отличную от нуля статическую помехоустойчивость. Однако мы впервые сталкиваемся с представлением логической информации уровнями тока. Ведь  $I_{6_{BK\,\Pi}} > I_{6_{H}}$  (при  $U_{BX} = U_{6\,9}$ ) и (при  $U_{BX} < U_{6\,9}$ ). На рис. 10.29 приведены передаточные характеристики ТЛНС по напряжению и току.



рис. 10.29. Передаточная характеристика ТЛНС. но наиряжению, но току.

#### **Каскадирование**

Отдельно взятые логические элементы ТЛНС достаточно хорошо реализуют требуемые логические функции. Основиые проблемы возникают при их каскадном включении на несколько нагрузок. (Напомним, что под термином "нагрузка" мы подразумеваем один вход аналогичного логического элемента). Рассмотрим рисунок 10.25. Здесь величина входного тока логического элемента нагрузки определяется видом

нтов. Параллел любых ч

вольт-амперной характеристики база-эмиттерного р-п перехода (рис. 10.29). Из рисунка видно, что при параллельно включенных p--n переходах на линии нагрузки установится напряжение  $U_{\mathbf{5a}}$ , определяемое транзистором с наиболее кругой ВАХ. Величины токов базы транзисторов нагрузки при этом будут отличаться в десятки раз. Это явление получило название "перехват тока"

Перехват тока приводит к существенно неравномерному распределению управляющих токов в нагрузке вплоть до отсутствия насыщения иекоторых из них. Ситуация с неравномерным распределением тока усугубляется при использовании логических элементов "И-НЕ", у которых пороговые напряжения отличаются на величину  $U_{K3_{H}}$  (см. выше).



#### **Быстродействие**

дальнейшем от них отказались из за невысокого быстродействия, трудноразрешимых проблем с повышением степени интеграции.

## <u>ЭСЛ</u>

Эмиттерно-связанная логика (ЭСЛ) -семейство цифровых интегральных микросхем на основе дифференциальных транзисторных каскадов. ЭСЛ является самой **быстродействующей** из всех типов логики, построенной на биполярных транзисторах. Это объясняется тем, что транзисторы в ЭСЛ работают в линейном режиме, не переходя в режим насыщения, выход из которого замедлен. Низкие значения логических перепадов в ЭСЛ-логике способствуют снижению влияния на быстродействие паразитных ёмкостей.

#### Структура и Принцип Работы

Основная деталь ЭСЛ-логики — схема потенциального сравнения, собранная не на диодах (как в ДТЛ), а на транзисторах. Схема представляет собой транзисторы, соединённые эмиттерами и подключенные к корпусу (или питанию) через резистор. При этом транзистор у которого напряжение на базе выше пропускает через себя основной ток. Как правило один транзистор в схеме сравнения подключен к опорному уровню, равному напряжению логического порога, а остальные транзисторы являются входами. Выходные цепи схемы сравнения поступают на усилительные транзисторы, а с них — на выходные эмиттерные повторители.

Особенностью ЭСЛ является повышенные скорость (150 МГц уже в первых образцах 60-х годов и 0,5-2ГГц в 70-80хх) и энергопотребление по сравнению с ТТЛ и КМОП (на низких частотах, на высоких — примерно равное), низкая помехоустойчивость, низкая степень интеграции (ограниченная, в частности, большой потребляемой мощностью каждого элемента, что не позволяет разместить в одном корпусе много элементов, так как это приведёт к перегреву) и как следствие высокая стоимость.

ЭСЛ реализована на основе переключателей тока, следовательно статические и динамические хар-тики у ЭСЛ как у переключателей тока.



В ЭСЛ перехват тока в нагрузке не возникает по 2 причинам 1)Пороговое напряжение ЛЭ задается внешним источником напряжения, устанавливаемым достаточно точным. 2)Вх. Сопротивление

рассматриваемых схем существенно выше чем схем насыщенных ключей.

#### Характеристики

Выходное напряжение ЭСЛ (символ \* означает, что это может быть либо логический ноль, либо логическая единица)  $U_{\text{вых}}^* = E_{\Pi}(1 + \delta_{E}) - I^*R - U_{69}$  ( $\delta_{E}$ —погрешность напряжения питания) или при  $I \approx I_{3}$ 

$$U_{\text{BMX}}^{\bullet} = E_{\Pi} (1 + \delta_{E}) - (E_{0} - U_{63}) R / R_{3} - U_{63}.$$

Если изменить место включения источника питания (поменять местами место подключения питания и общего провода, изменив, разумеется, полярность источника питания), то

$$U_{RMX}^* = -I^*R - U_{63}$$

$$\begin{split} \mathbf{I}_{\kappa} &\approx \mathbf{I}_{9} = \left[\mathbf{E}_{\pi} \big(\mathbf{1} + \boldsymbol{\delta}_{\mathbf{E}}\big) - \mathbf{E}_{0} - \mathbf{U}_{69}\right] \! \middle/ \mathbf{R}_{\kappa} \\ & \mathbf{U}_{BblX}^{\bullet} = \left[\mathbf{E}_{\pi} \big(\mathbf{1} + \boldsymbol{\delta}_{\mathbf{E}}\big) - \mathbf{E}_{0} - \mathbf{U}_{69}\right] \mathbf{R}_{\kappa} \middle/ \mathbf{R}_{9} - \mathbf{U}_{69} \,. \end{split}$$

Основные паарметры микросхем ЭСЛ

Так как питание ИМС ЭСЛ производится от источника постоянного тока с отрицательным напряжением 5В, то выходное напряжение микросхем имеет отрицательную полярность. В качестве логического нуля U0вых и логической единицы U1вых выбирают соответственно низкий и высокий отрицательные уровни выходного напряжения. Кроме того, важными параметрами являются максимальный входной ток I0вх , I1вх в состоянии логического нуля и логической единицы соответственно, а также средняя потребляемая мощность Рпот.ср. и быстродействие (максимальное время задержки переключения).

 $P_{\text{макс}} = (E_{\pi} - E_0)^2 / R_{3\pi}$ .